- T Flip-flop:
- Componentes requeridos:
- T Diagrama de circuito flip-flop y explicación:
- Demostración práctica de T Flip-Flop:
El término digital en electrónica representa la generación, procesamiento o almacenamiento de datos en forma de dos estados. Los dos estados se pueden representar como ALTO o BAJO, positivo o no positivo, establecido o reiniciado, que en última instancia es binario. El alto es 1 y el bajo es 0 y, por lo tanto, la tecnología digital se expresa como series de 0 y 1. Un ejemplo es 011010 en el que cada término representa un estado individual. Por lo tanto, este proceso de enganche en hardware se realiza utilizando ciertos componentes como pestillo o flip-flop, multiplexor, demultiplexor, codificadores, decodificadores, etc., denominados colectivamente como circuitos lógicos secuenciales.
Entonces, vamos a discutir sobre las Flip-flops también llamadas pestillos. Los pestillos también se pueden entender como Multivibrador Biestable como dos estados estables. Generalmente, estos circuitos de enclavamiento pueden ser activos-altos o activos-bajos y pueden ser activados por señales ALTA o BAJA respectivamente.
Los tipos comunes de chanclas son,
- RS Flip-flop (RESET-SET)
- D Flip-flop (Datos)
- Chanclas JK (Jack-Kilby)
- T Flip-flop (alternar)
De los tipos anteriores, solo los flip-flops JK y D están disponibles en forma de IC integrado y también se utilizan ampliamente en la mayoría de las aplicaciones. Aquí en este artículo discutiremos sobre T Flip Flop.
T Flip-flop:
El nombre T flip-flop se denomina por la naturaleza de la operación de alternancia. Las principales aplicaciones del flip-flop T son contadores y circuitos de control. El flip-flop T es una forma modificada del flip-flop JK que lo hace funcionar en la región de alternancia.
Siempre que la señal del reloj sea BAJA, la entrada nunca afectará el estado de salida. El reloj tiene que estar alto para que las entradas se activen. Por lo tanto, T flip-flop es un pestillo bi-estable controlado donde la señal de reloj es la señal de control. Por lo tanto, la salida tiene dos estados estables basados en las entradas que se analizan a continuación.
Tabla de la verdad de T Flip Flop:
Reloj |
ENTRADA |
SALIDA |
||
REINICIAR |
T |
Q |
Q ' |
|
X |
BAJO |
X |
0 |
1 |
ALTO |
ALTO |
0 |
Ningún cambio |
|
ALTO |
ALTO |
1 |
Palanca |
|
BAJO |
ALTO |
X |
Ningún cambio |
El flip flop T es la forma modificada del flip flop JK. Q y Q 'representan los estados de salida del flip-flop. Según la tabla, según la entrada, la salida cambia de estado. Pero, lo importante a considerar es que todo esto puede ocurrir solo en presencia de la señal del reloj. Esto funciona a diferencia del flip-flop SR y el flip-flop JK para las entradas complementarias. Esto solo tiene la función de alternar.
REINICIAR:
El pin RESET tiene que estar activo ALTO. Todos los pines quedarán inactivos en BAJO en el pin RESET. Por lo tanto, este pasador siempre se levanta y solo se puede bajar cuando sea necesario.
IC del paquete:;
Q |
Salida verdadera |
Q ' |
Salida de cumplidos |
RELOJ |
Entrada de reloj |
J |
Entrada de datos 1 |
K |
Entrada de datos 2 |
REINICIAR |
RESET directo (Low activado) |
GND |
Suelo |
V CC |
Tensión de alimentación |
El IC utilizado es MC74HC73A (flip-flop doble tipo JK con RESET). Es un paquete de 14 pines que contiene 2 flip-flop JK individuales en su interior. Arriba están el diagrama de pines y la descripción correspondiente de los pines. Las entradas J y K se cortocircuitan y se utilizan como entrada T.
Componentes requeridos:
- MC74HC73A (flip-flop JK doble) - 1No.
- LM7805 - 1No.
- Interruptor táctil - 3No.
- Batería de 9V - 1No.
- LED (verde - 1; rojo - 1)
- Resistencias (1kὨ - 3; 220kὨ -2)
- Tablero de circuitos
- Cables de conexión
T Diagrama de circuito flip-flop y explicación:
La fuente de alimentación IC V DD varía de 0 a + 7V y los datos están disponibles en la hoja de datos. La siguiente instantánea lo muestra. También hemos utilizado LED en la salida, la fuente se ha limitado a 5 V para controlar el voltaje de suministro y el voltaje de salida de CC. Hemos utilizado un regulador LM7805 para limitar el voltaje del LED.
Demostración práctica de T Flip-Flop:
Los botones T (alternar), R (reiniciar), CLK (reloj) son las entradas para el flip-flop T. Los dos LED Q y Q 'representan los estados de salida del flip-flop. La batería de 9V actúa como entrada al regulador de voltaje LM7805. Por lo tanto, la salida regulada de 5 V se utiliza como suministro de Vcc y pines al IC. Así, para las entradas ALTA y BAJA en T, la salida correspondiente se puede ver a través de los LED Q y Q '.
Los pines T, CLK normalmente se bajan y el pin R se tira hacia arriba. Por lo tanto, el estado de entrada predeterminado será BAJO en todos los pines, excepto R, que está en estado Alto para el funcionamiento normal. Por tanto, el estado inicial según la tabla de verdad es como se muestra arriba. Q = 1, Q '= 0. Los LED utilizados tienen limitación de corriente mediante una resistencia de 220 ohmios.
Nota: Dado que el CLOCK está activado por el borde HIGH a LOW, ambos botones de entrada deben mantenerse presionados hasta que suelte el botón CLOCK.
A continuación, describimos los distintos estados de T Flip-Flop usando un circuito de tablero con ICMC74HC73A. A continuación también se muestra un video de demostración.
Estado 1:
Reloj– ALTO; T - 1; R - 1; Q / Q ': alternar entre dos estados.
Para las entradas del Estado 1 ALTO en T y el reloj, el LED ROJO y VERDE se ilumina alternativamente para cada pulso de reloj (borde ALTO a BAJO) indicando la acción de alternancia. La salida cambia del estado anterior a otro estado y este proceso continúa para cada pulso de reloj como se muestra a continuación.
Para el primer pulso de reloj con T = 1
Para segundo pulso de reloj con T = 1
Estado 2:
Reloj– BAJO; T - 0; R - 1; Q - 0; Q '- 1
La salida del Estado 2 muestra que los cambios de entrada no afectan en este estado. El led ROJO de salida se ilumina indicando que Q 'es ALTO y el led VERDE indica que Q es BAJO. Este estado es estable y permanece allí hasta el siguiente reloj y la entrada se aplica con RESET como pulso ALTO.
Estado 3: Los estados restantes son estados Sin cambio durante los cuales la salida será similar al estado de salida anterior. Los cambios no afectan los estados de salida, puede verificar con la Tabla de Verdad dada arriba.
El funcionamiento completo y todos los estados también se muestran en el video a continuación.